PCI Express*向け F-タイル Avalon® ストリーミングのインテル® FPGA IPユーザーガイド

ID 683140
日付 4/27/2023
Public
ドキュメント目次

5.2. クロックおよびリセット

表 58.  クロック信号
信号名 入力/出力 EP/RP/BP 概要
coreclkout_hip 出力 EP/RP/BP

このクロックはアプリケーション層を駆動します。クロック周波数は、データレートと使用されているレーン数によって異なります。

Gen3 : 250 MHz

Gen4: Intel® Agilex™ 7の350 MHz / 400 MHz / 500 MHz

refclk0 入力 EP/RP/BP

1x16、1x8、または1x4モードの入力基準クロック。 outrefclk_fgt_i (i = 0〜7)「F-タイルReferenceandSystemPLLClocks」IPからこのポートに接続します。

refclk1 入力 EP/RP/BP

2x8、2x4、または4x4モード用に個別のrefclk。デザインに個別のrefclkが必要ない場合は、refclk0入力ポートこの入力を同じクロックで駆動します。outrefclk_fgt_i (i = 0〜7)「F-タイルReferenceandSystemPLLClocks」IPからこのポートに接続します。

refclk2 入力 EP/RP/BP

4x4モードの場合のみrefclkを分離します。デザインに個別のrefclkが必要ない場合は、このrefclk0 入力ポート入力を同じクロックで駆動します。outrefclk_fgt_i (i = 0〜7)「F-タイルReferenceandSystemPLLClocks」IPからこのポートに接続します。

refclk3 入力 EP/RP/BP

4x4モード用に個別のrefclk。デザインに個別のrefclkが必要ない場合は、このrefclk0 入力ポートを同じクロックで駆動します。outrefclk_fgt_i (i = 0〜7)「F-タイルReferenceandSystemPLLClocks」IPからこのポートに接続します。

pcie_systempll_clk 入力 EP/RP/BP

「F-タイルリファレンスおよびSystemPLLクロック」 IPからのシステムPLLクロック。

out_systempll_clk_0 「F-タイルリファレンスおよびシステムPLLクロック」IPからこのポートに接続します。

システムのモードPLL設定では、選択したPLDクロック周波数の2倍の周波数を選択します。たとえば、選択したPLDクロック周波数が500 MHzの場合は、「PCIE_FREQ_1000」設定を使用します。

Refclkソースの場合、有効なRefclkのいずれかを選択します。参照する 詳細についてはrefclkを参照してください。

p#_hip_reconfig_clk 入力 EP/RP/BP

hip_reconfig インターフェイスのクロック 。周波数範囲は50MHz〜125MHzです。

注: インテルは、HIPリコンフィグレーション・クロックに100MHzクロックソースを使用することを推奨しています
xcvr_reconfig_clk 入力 EP/RP/BP

PHYリコンフィグレーション・インターフェイスのクロック。周波数範囲は50MHz〜125MHzです。

注: インテルは、PHYリコンフィグレーション・クロックに100MHzクロックソースを使用することを推奨しています
表 59.  リセット信号注: 「n」はアクティブ Low 信号を示す
信号名 入力/出力 EP/RP/BP クロックドメイン 説明
pin_perst_n 入力 EP/RP/BP 非同期

これは、PCIe仕様で定義されているPERST#機能用のPCIe ハードIPへのアクティブロー入力です。

p#_pin_perst_n 出力 EP/RP/BP 非同期

ポート番号のPERST#ステータス表示。

Independent Perst が有効な場合、gpio_perst によって制御されるポート番号に対してこの信号のアサートが遅延されます。

ninit_done 入力 EP/RP/BP 非同期

「リリースIPのリセット」から。

このアクティブロー信号の「1」は、FPGAデバイスがまだ完全にコンフィグレーションされていないことを示します。

「0」は、デバイスがコンフィグレーションされ、通常の動作モードにあることを示します。

p#_reset_status_n 出力 EP/RP/BP coreclkout_hip

PCIeポートがリセットされなくなるまでローに保持されます。

i_gpio_perst#_n 入力 EP/BP 非同期

これは、Independent Perst オプションが有効な場合の各ポートへのアクティブ Low リセットです。

注: このリセット信号を使用する場合、p0_hip_reconfig_clkポートはクロック ソースに接続する必要があります。Enable Independent Perst オプションがオンになっています。