インテルのみ表示可能 — GUID: rai1507230091084
Ixiasoft
1.1. ブロックベース・デザイン用語
1.2. デザインブロック再利用の概要
1.3. インクリメンタル・ブロックベース・コンパイルの概要
1.4. コンパイラーのスナップショットを使った保持と再利用
1.5. デザイン分割
1.6. デザインブロック再利用のフロー
1.7. インクリメンタル・ブロックベースのコンパイルフロー
1.8. トップダウン・デザイン、ボトムアップ・デザイン、およびチームベース・デザインのフロー
1.9. インクリメンタル・ブロックベースのコンパイルとデザインブロックの再利用の組み合わせ
1.10. Signal Tapを使ったブロックベース・デザインのデバッグ
1.11. ブロックベースのデザインフロー改訂履歴
インテルのみ表示可能 — GUID: rai1507230091084
Ixiasoft
1.10.2.2. ルート・パーティションへのSLD JTAGブリッジの追加
ルート・パーティションでSignal Tap をインスタンス化するには、次の手順に従います。
- ルート・パーティションの再利用 で説明されている通り、ルート・パーティションの再利用のために設定されている インテル® Quartus® Prime プロジェクトを作成します。
- IPCatalog から、コア・パーティションの親モジュールでSLD JTAG Bridge Agent IPを選択、パラメーター化およびインスタンス化します。同様に、ペリフェラル再利用コア・パーティションでSLD JTAG Bridge Host IPをインスタンス化します。 IPCatalog を表示するには、 Tools > IP Catalogをクリックします 。
- ステップ3:デベロッパー: ルート・パーティションをコンパイルしてエクスポートする で説明されている通り、ルート・パーティションをエクスポートします。デベロッパーが.qdbを作成した後、コンシューマーは、エクスポートされた.qdbファイルを再利用し、必要に応じてコア・パーティションにSignal Tap を追加できます。
- デベロッパー・プロジェクトをコンパイルしてデバッグします。フルコンパイルを実行するには、 Processing > Start Compilationをクリックします。