SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

8.2. Arria V、Cyclone V、Stratix Vデバイスのデザイン例

Arria V、Cyclone V、またはStratix VデバイスのSDI IIデザイン例は合成可能です。

以下の図は、Arria V、Cyclone V、およびStratix Vデバイス用に生成されたデザイン例エンティティーとシミュレーション・テストベンチを示しています。このデザイン例は、ビデオ・パターン・ジェネレーター、トランシーバー・リコンフィグレーション・コントローラー、リコンフィグレーション管理、ループバック・パス、および2つのトランシーバー・チャネルを占有するさまざまなSDIブロックで構成されています。

図 55. デザイン例エンティティーとシミュレーション・テストベンチ


図 56. HD-SDIデュアルリンクから3G-SDI (Level B) への変換用のデザイン例エンティティーとシミュレーション・テストベンチ次の図では、Convert HD-SDI dual link to 3G-SDI (level B) オプションをイネーブルしてHD-SDIデュアルリンク・レシーバーを生成した場合に、生成されたデザイン例エンティティーとシミュレーション・テストベンチを示しています。


図 57. 3G-SDI (Level B) からHD-SDIデュアルリンク変換用のデザイン例エンティティーとシミュレーション・テストベンチ以下の図では、Convert 3G-SDI (level B) to HD-SDI dual linkオプションをイネーブルして3G-SDIまたはトリプルレートSDIレシーバーを生成する場合に、生成されるデザイン例エンティティーとシミュレーション・テストベンチを示しています。