SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

8.1.1. デザイン例プリセット

パラメーター・エディターには、IPを事前コンフィグレーションし、デバイス開発キットを直接ターゲットにするために使用できる、さまざまなビデオ規格を使用した4つのデザイン例プリセットが含まれています。プリセットにカーソルを合わせると説明が表示されます。
注: これらのプリセットは、すべてのファミリーの開発キットデザインを指します。ただし、デザイン例がオンボードコネクターをターゲットにするように設定されている場合、ドーターカードの選択はディスエーブルになります。
表 66.  デザイン例のパラメーター設定
プリセット パラメーター設定
3G-SDI Serial Loopback
  • IPタブの下:
    • Video standard: 3G-SDI
    • Direction: Transmitter
    • Transmitter options: Insert payload IDがイネーブル
  • Design Exampleタブの下:
    • Available Design Example: Serial loopback
    • Design Example Options: Dynamic Tx clock switchingをディスエーブル (イネーブルにすることも可能)
HD-SDI Serial Loopback
  • IPタブの下:
    • Video standard: HD-SDI
    • Direction: Transmitter
  • Design Exampleタブの下:
    • Available Design Example: Serial loopback
    • Design Example Options: Dynamic Tx clock switchingをディスエーブル (イネーブルにすることも可能)
Multi Rate Parallel Loopback with VCXO
  • IPタブの下:
    • Video standard: Multi Rate (最大12G-SDI)
    • Direction: Receiver
    • Receiver options: CRC error output
  • Design Exampleタブの下:
    • Available Design Example: Parallel loopback with external VCXO
Triple Rate Parallel Loopback without VCXO
  • IPタブの下:
    • Video standard: Triple Rate (最大3G-SDI)
    • Direction: Receiver
    • Receiver options: CRC error output
  • Design Exampleタブの下:
    • Available Design Example: Parallel loopback without external VCXO
図 54. パラメーター・エディターUIのデザイン例プリセットの位置