インテルのみ表示可能 — GUID: bhc1410937326854
Ixiasoft
5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
インテルのみ表示可能 — GUID: bhc1410937326854
Ixiasoft
5.1.1. トランスミッター
トランスミッターは、次の機能を実行します。
- HD-SDIのLN挿入
- 同期ビット挿入
- HD-SDIのCRC生成と挿入
- ペイロードIDの挿入
- タイミング・リファレンス信号 (TRS) ワードの一致
- クロックイネーブル信号の生成
- スクランブルと非ゼロ復帰反転 (NRZI) コーディング
以下のブロック図は、サポートされている各ビデオ規格のSDI II IPコアのトランスミッター (シンプレックス) データパスを示しています。
各サブモジュールの機能の詳細については、サブモジュールの項を参照してください。
図 5. SD-SDIトランスミッターのデータパスのブロック図
図 6. HD/3G-SDIトランスミッターのデータパスのブロック図
図 7. デュアルレートSDIトランスミッターのデータパスのブロック図
図 8. デュアルリンクHD-SDIトランスミッターのデータパスのブロック図
図 9. トリプルレートSDIトランスミッターのデータパスのブロック図
図 10. マルチレート (最大12G-SDI) トランスミッターのデータパスのブロック図
注: この図に示されている送信ブロックは、トリプルレートSDIトランスミッターのデータパスのブロック図の送信ブロックの簡略化されたバージョンです。
関連情報