SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

6.6. レシーバーのストリーミング・ビデオおよびコントロール信号

表 28.  レシーバーのストリーミング・ビデオ信号
信号 クロックドメイン 入力/出力 説明
rx_axi4s_vid_out_tdata P tx_axi4s_clk 出力 AXI4-Sデータ出力
rx_axi4s_vid_out_tvalid 1 tx_axi4s_clk 出力 AXI4-Sデータが有効
rx_axi4s_vid_out_tready 1 tx_axi4s_clk 入力 AXI4-Sデータが準備完了
rx_axi4s_vid_out_tlast 1 tx_axi4s_clk 出力 AXI4-Sパケットの終了
rx_axi4s_vid_out_tuser Q tx_axi4s_clk 出力

AXI4-Sユーザー。

tuser[0] は、アサートされるとビデオフレームの開始を示します。

tuser[1] は、アサートされると非ビデオパケットまたはメタパケットの開始を示します。
注:
  • P = max (16、floor[((カラーサンプルあたりのビット x カラープレーンの数) + 7) / 8] x 並列ピクセル x 8)。ここでは、カラーサンプルあたりのビット = 10または12、カラープレーンの数 = 3および並列ピクセル = 2です。
  • Q = ceil (tdata幅/8)

表 29.  レシーバーのコントロール信号
信号 クロックドメイン 入力/出力 説明
rx_av_mm_control_address 9 mgmt_clk 入力 Avalonメモリーマップドのコントロール・アドレス
rx_av_mm_control_write 1 mgmt_clk 入力 Avalonメモリーマップドのコントロール書き込み
rx_av_mm_control_byteenable 4 mgmt_clk 入力 Avalonメモリーマップドのバイトイネーブル
rx_av_mm_control_writedata 32 mgmt_clk 入力 Avalonメモリーマップドの書き込みデータ
rx_av_mm_control_read 1 mgmt_clk 入力 Avalonメモリーマップドの読み出し
rx_av_mm_control_readdata 32 mgmt_clk 出力 Avalonメモリーマップドの読み出しデータ
rx_av_mm_control_readdatavalid 1 mgmt_clk 出力 Avalonメモリーマップドの読み出しデータ有効
rx_av_mm_control_waitrequest 1 mgmt_clk 出力 Avalonメモリーマップドの待機要求