5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
5.3.11. トランシーバー・コントローラー
トランシーバー・コントローラーはトランシーバーを制御し、(必要に応じて) ダイナミック・リコンフィグレーションを実行して、SDIに必要なレシーバー機能を実現します。
インターフェイスがSD-SDIを受信すると、レシーバー・トランシーバーはlock-to-refclk (LTR) モードに設定され、インターフェイスがHD-SDI以上のSDIデータレートを受信すると、レシーバー・トランシーバーはlock-to-data (LTD) モードに設定されます。
デュアルレート、トリプルレート、またはマルチレート・モードでは、IPコアは最初にLTRモードで最も高いデータレート・モード (トランシーバーは、デュアル/トリプルレートの場合は2.97Gbps、マルチレートの場合は11.88Gbpsで動作) に設定されます。
ビデオ規格検出サブモジュールが一定期間実行を開始します。このサブモジュールの出力は、トランシーバーが新しいモードへのダイナミック・リコンフィグレーションを必要とするかどうかを決定します。デュアルレートおよびトリプルレート・モードは、11倍のオーバーサンプリングを使用してSDSDIを受信します。これは、3G-SDIおよび11× SD-SDIのレートが同じであるため、必要なトランシーバーのセットアップは2つだけであることを意味します。マルチレート (最大12G) モードの場合、6G-SDIおよび12G-SDIに対応するには、さらに2つのセットアップが必要です。
関連情報