5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
8.2.3. SDI II IPコアデザインのシミュレーション
デザインの生成後、シミュレーション・テストベンチ・ディレクトリーにあるファイルを使用して、デザインをシミュレーションできるようになります。
SDI II IPコアでは、次の表に一覧表示されているEDAシミュレーターをサポートしています。
| シミュレーター |
サポートされているプラットフォーム |
サポートされている言語 |
|---|---|---|
| ModelSim SE* |
Windows*/Linux* |
VHDLおよびVerilog HDL |
| Questa* Intel® FPGA Edition |
Windows/Linux |
Verilog HDL |
| Synopsys VCS/VCS MX |
Windows/Linux |
Verilog HDL |
| Aldec Riviera-PRO |
Linux |
Verilog HDL |
ModelSim SE*または Questa* Intel® FPGA Editionシミュレーターを使用してデザインをシミュレーションするには、次の手順に従います。
- シミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/mentorをクリックします。
- 提供された run_sim.tcl スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。完了時に、合格/不合格が表示されます。
VCS/VCS MXシミュレーター (Linuxの場合) を使用してデザインをシミュレーションするには、次の手順に従います。
- VCS/VCS MXシミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/synopsysをクリックします。
- 提供されている run_vcs.sh (VCSの場合) または run_vcsmx.sh (VCSMXの場合) スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。 完了時に合格/不合格が表示されます。
Aldec Riviera-PROシミュレーターを使用してデザインをシミュレーションするには、次の手順に従います。
- Aldec Riviera-PROシミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/aldecをクリックします。
- 提供された run_riviera.tcl スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。完了時に合格/不合格が表示されます。