インテルのみ表示可能 — GUID: bhc1410937230685
Ixiasoft
インテルのみ表示可能 — GUID: bhc1410937230685
Ixiasoft
8.2.3. SDI II IPコアデザインのシミュレーション
デザインの生成後、シミュレーション・テストベンチ・ディレクトリーにあるファイルを使用して、デザインをシミュレーションできるようになります。
SDI II IPコアでは、次の表に一覧表示されているEDAシミュレーターをサポートしています。
シミュレーター |
サポートされているプラットフォーム |
サポートされている言語 |
---|---|---|
ModelSim SE* |
Windows*/Linux* |
VHDLおよびVerilog HDL |
Questa* Intel® FPGA Edition |
Windows/Linux |
Verilog HDL |
Synopsys VCS/VCS MX |
Windows/Linux |
Verilog HDL |
Aldec Riviera-PRO |
Linux |
Verilog HDL |
ModelSim SE*または Questa* Intel® FPGA Editionシミュレーターを使用してデザインをシミュレーションするには、次の手順に従います。
- シミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/mentorをクリックします。
- 提供された run_sim.tcl スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。完了時に、合格/不合格が表示されます。
VCS/VCS MXシミュレーター (Linuxの場合) を使用してデザインをシミュレーションするには、次の手順に従います。
- VCS/VCS MXシミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/synopsysをクリックします。
- 提供されている run_vcs.sh (VCSの場合) または run_vcsmx.sh (VCSMXの場合) スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。 完了時に合格/不合格が表示されます。
Aldec Riviera-PROシミュレーターを使用してデザインをシミュレーションするには、次の手順に従います。
- Aldec Riviera-PROシミュレーターを起動します。
- Fileメニューで、Change Directory > Select <simulation folder>/<preferred HDL>/aldecをクリックします。
- 提供された run_riviera.tcl スクリプトを実行します。このファイルはデザインをコンパイルし、シミュレーションを自動的に実行します。完了時に合格/不合格が表示されます。