SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

5.3.19. SDビットの変換

このサブモジュールは、SD Interface Bit Widthパラメーター・オプションを20に設定するとイネーブルになります。このサブモジュールは、さらなる処理の要件に従って、20ビットのSDパラレルデータを10ビットに変換します。

このサブモジュールには、tx_pclk ドメインの11番目のクロックサイクルごとに2つのデータ有効パルスを生成するクロック・イネーブル・ジェネレーターが含まれています。データ有効信号がアサートされるたびに、このブロックはSD20ビット・インターフェイス・データの下位10ビットと上位10ビットを下流ロジックに交互に送信します。