インテルのみ表示可能 — GUID: bhc1410937152548
Ixiasoft
5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
インテルのみ表示可能 — GUID: bhc1410937152548
Ixiasoft
1. SDI II Intel® FPGA IPのクイック・リファレンス
更新対象: |
---|
インテル® Quartus® Prime デザインスイート 23.3 |
IPバージョン 19.4.0 |
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。 |
Serial Digital Interface (SDI) II Intel® FPGA IPは、次世代のSDI IPコアです。
SDI II Intel® FPGA IPコアは、 Intel® FPGA IPライブラリーの一部です。 インテル® Quartus® Prime開発ソフトウェアとともに配布され、インテルのウェブサイトからダウンロードできます。
注: システム要件とインストール手順については、 Intel FPGA Software Installation & Licensingのマニュアルを参照してください。
情報 | 説明 | |
---|---|---|
IPコア情報 | SDIデータレート・サポート |
|
機能 |
|
|
アプリケーション |
|
|
デバイスファミリーのサポート | Intel Agilex® 7 Fタイル、 インテル® Arria® 10、 インテル® Cyclone® 10 GX、 インテル® Stratix® 10 (LタイルおよびHタイル)、Arria V、Arria V GZ、 Cyclone® V、および Stratix® V FPGAデバイスファミリー | |
デザインツール |
|