インテルのみ表示可能 — GUID: ltt1601451352822
Ixiasoft
5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
インテルのみ表示可能 — GUID: ltt1601451352822
Ixiasoft
2.1. リリース情報
Intel® FPGA IPのバージョンは、 インテル® Quartus® Prime デザインスイートのソフトウェア・バージョンとv19.1 まで一致します。 インテル® Quartus® Prime デザインスイートのソフトウェア・バージョン19.2 以降では、 Intel® FPGA IPには新しいバージョン管理スキームがあります。
Intel® FPGA IPのバージョン (X.Y.Z) 番号は、 インテル® Quartus® Prime開発ソフトウェアのバージョンごとに変わる可能性があります。それぞれの番号における変更は、次の内容を意味します。
- Xは、IPのメジャーリビジョンを示します。 インテル® Quartus® Prime開発ソフトウェアを更新した場合は、IPを再生成してください。
- Yは、IPに新機能が含まれていることを示します。IPを再生成して新機能を追加してください。
- Zは、IPに軽微な変更が含まれていることを示します。IPを再生成して変更を含めてください。
項目 | 説明 |
---|---|
IPバージョン | 19.4.0 |
インテル® Quartus® Primeバージョン | 23.3 ( インテル® Quartus® Primeプロ・エディション) |
リリース日 | 2023.10.02 |
製品コード | IP-SDI-II |