インテルのみ表示可能 — GUID: bhc1410937176714
Ixiasoft
5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
インテルのみ表示可能 — GUID: bhc1410937176714
Ixiasoft
5.4.1. HD-SDIデュアルリンクから3G-SDI (Level B) への変換
HD-SDIデュアルリンク・レシーバーと3G-SDIシングル・リンク・トランスミッター機器間のインターフェイスを確立するには、HD-SDIデュアルリンクから3G-SDI (Level B) への変換を実行します。Level Bは、SMPTE ST 372デュアルリンク・マッピングを含む、2× SMPTE ST 292 HD-SDIマッピングとして定義されます。
注: この機能は、Arria V、Cyclone V、およびStratix Vデバイスでのみ使用できます。この機能は、SDI IIパラメーター・エディターを通じてイネーブルすることができます。
この変換では、2つの1.485Gbpsデュアルリンク信号、または2つの同時同期HD信号を取得し、それらを1つの3G-SDIストリームに結合します。
図 25. HD-SDIデュアルリンクから3G-SDI (Level B) への変換の例この図では、2つのHD-SDIデータストリームから3G-SDI (Level B) データストリームへの変換を示しています。
図 26. HD-SDIデュアルリンクから3G-SDI (Level B) への変換の実装この図では、HD-SDIデュアルリンクから3G-SDI (Level B) への変換のブロック図を示しています。