インテルのみ表示可能 — GUID: bhc1410937229022
Ixiasoft
5.3.1. ラインの挿入
5.3.2. CRCの挿入/チェック
5.3.3. ペイロードIDの挿入
5.3.4. TRSの一致
5.3.5. スクランブラー
5.3.6. TXサンプル
5.3.7. クロック・イネーブル・ジェネレーター
5.3.8. RXサンプル
5.3.9. ビデオ規格の検出
5.3.10. 検出1および1/1.001レート
5.3.11. トランシーバー・コントローラー
5.3.12. デスクランブラー
5.3.13. TRSアライナー
5.3.14. 3Gb Demux
5.3.15. ラインの抽出
5.3.16. ペイロードIDの抽出
5.3.17. フォーマットの検出
5.3.18. ストリームの同期
5.3.19. SDビットの変換
5.3.20. 同期ビットの挿入
5.3.21. 同期ビットの削除
7.1.2.1. トランシーバーのNative PHY IPコアでのRX CDRリファレンス・クロックの変更
7.1.2.2. 同じチャネル内でのシンプレックス・モード・トランシーバーの結合
7.1.2.3. トリプルレートおよびマルチレートに対する生成されたリコンフィグレーション管理の使用
7.1.2.4. 同じチャネル内での独立したRXおよびTX動作の確保
7.1.2.5. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのフィッター段階での潜在的な配線問題
7.1.2.6. インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスを使用したSDIマルチレートRXの制約のないクロック
7.1.2.7. 未使用のトランシーバー・チャネル
7.1.2.8. インテル® Stratix® 10デバイスのコアロジックへのトランシーバー・リファレンス・クロック・ピンの配線
インテルのみ表示可能 — GUID: bhc1410937229022
Ixiasoft
3.2.4. デザイン例とシミュレーション・テストベンチの生成
SDI II IPコアをパラメーター化した後、Generate Example Designをクリックして次のエンティティーを作成します。
- デザイン例 - シミュレーションとハードウェア検証の共通エンティティーとして機能します。
- シミュレーション・テストベンチ - デザイン例エンティティーとその他の合成不可能なコンポーネントで構成されます。テストベンチ例と自動スクリプトは次の位置にあります。
- Arria V、Cyclone V、およびStratix Vの場合、<variation name>_example_design/sdi_ii/simulation/verilog
または <variation name>_example_design/sdi_ii/simulation/vhdl ディレクトリー
- インテル® Arria® 10、 インテル® Cyclone® 10 GX、および インテル® Stratix® 10の場合、<your design example folder>/simulation ディレクトリー
- Intel Agilex® 7 Fタイルの場合、<your design example folder>/simulation ディレクトリー
- Arria V、Cyclone V、およびStratix Vの場合、<variation name>_example_design/sdi_ii/simulation/verilog
注: デザイン例を生成すると、処理時間が長くなる可能性があります。
カスタムIPコアのバリエーションをデザインに統合、シミュレーション、およびコンパイルできるようになりました。