インテル® Stratix® 10 ハード・プロセッサー・システム (HPS) コンポーネント・リファレンス・マニュアル

ID 683516
日付 11/30/2018
Public
ドキュメント目次

3.5. 軽量HPS-to-FPGA AXI* マスター・インターフェイス

軽量HPS‑to‑FPGA AXI* マスター・インターフェイスであるh2f_lw_axi_masterは、h2f_lw_axi_master_instというインスタンス名で、Mentor Graphics AXI* マスターBFMにシミュレーションのため接続されます。プラットフォーム・デザイナーは、次の表に示されているようにBFMをコンフィグレーションします。BFMクロック入力は、h2f_lw_axi_clockクロックに接続されます。

表 22.  軽量HPS-to-FPGA AXI* マスターBFMのコンフィグレーション

パラメーター

AXI* Address Width

20 - 21

AXI* Read and Write Data Width

32

AXI* ID Width

4

BFM APIを使用し、 AXI* マスターBFMの制御および監視を行ってください。