インテル® Stratix® 10 ハード・プロセッサー・システム (HPS) コンポーネント・リファレンス・マニュアル

ID 683516
日付 11/30/2018
Public
ドキュメント目次

2.3.2.4. Clock Sources

このセクションのドロップダウンは、HPSクロック・マネージャーのマルチプレクサーを制御し、対応するPLLまたはクロックのソースを選択します。一部のドロップダウンは、対応するペリフェラルが有効になっている場合にのみ有効になります。FPGA to HPSフリークロックは、Input Clocksタブで有効になっている場合、これらのドロップダウンのオプションとして利用できるようになります。
注: FPGA to HPSフリークロックをhps_osc_clk pinへの入力として使用する場合、Main PLL reference clock sourceおよびPeripheral PLL reference clock sourceでそのオプションを選択する必要があります。