インテル® Stratix® 10 ハード・プロセッサー・システム (HPS) コンポーネント・リファレンス・マニュアル
ID
683516
日付
11/30/2018
Public
3.1. シミュレーション・フロー
3.2. クロック・インターフェイスとリセット・インターフェイス
3.3. FPGA-to-HPS AXI* スレーブ・インターフェイス
3.4. HPS-to-FPGA AXI* マスター・インターフェイス
3.5. 軽量HPS-to-FPGA AXI* マスター・インターフェイス
3.6. HPS-to-FPGA MPUイベント・インターフェイス
3.7. 割り込みインターフェイス
3.8. HPS-to-FPGAデバッグAPBインターフェイス
3.9. FPGA-to-HPSシステム・トレース・マクロセル (STM) ハードウェア・イベント・インターフェイス
3.10. HPS-to-FPGAクロストリガー・インターフェイス
3.11. HPS-to-FPGAトレース・ポート・インターフェイス
3.12. FPGA-to-HPS DMAハンドシェイク・インターフェイス
3.13. 汎用入力インターフェイス
3.14. EMIFコンジット
3.15. 「HPSコンポーネントのシミュレーション」章の改訂履歴
2.6.2. Advanced
Advancedタブは、Advanced IP PlacementとAdvanced FPGA Placementの2つのサブタブに分かれています。
Advanced IP Placement
Advanced IP Placementタブでは、HPS専用I/O象限空間の、各ペリフェラル・ピンの配置をより詳細に指定できます。各位置にはプルダウン選択メニューがあり、ペリフェラルI/Oをルーティングするピンの位置をそれぞれ選択できます。各プルダウンメニューは、それぞれの位置のpinmuxで利用可能な入力に対応しています。ドロップダウンの変更は、Apply Selectionsボタンが押された際にのみ有効になります。Advanced IP Placementタブの変更は、Auto-Place IPタブにも適用されます。Pin Mux ReportおよびEMACptp interfaceセクションは、Auto-Place IPタブの内容と同じです。
Advanced FPGA Placement
Advanced FPGA Placementタブでは、Auto-Place IPタブで有効にされ、FPGAに割り当てられている特定のペリフェラルをFPGAにルーティングできます。SD/MMC、NAND、TRACEビット幅の同様のオプションで、FPGAにルーティングされる際のインターフェイス幅を指定できます。ドロップダウンの変更は、Apply Selectionsボタンが押された際にのみ有効になります。 Advanced FPGA Placement タブの変更は、Auto-Place IPタブにも適用されます。Pin Mux ReportおよびEMAC ptp interfaceセクションは、Auto-Place IPタブの内容と同じです。