インテル® Stratix® 10 ハード・プロセッサー・システム (HPS) コンポーネント・リファレンス・マニュアル
ID
683516
日付
11/30/2018
Public
3.1. シミュレーション・フロー
3.2. クロック・インターフェイスとリセット・インターフェイス
3.3. FPGA-to-HPS AXI* スレーブ・インターフェイス
3.4. HPS-to-FPGA AXI* マスター・インターフェイス
3.5. 軽量HPS-to-FPGA AXI* マスター・インターフェイス
3.6. HPS-to-FPGA MPUイベント・インターフェイス
3.7. 割り込みインターフェイス
3.8. HPS-to-FPGAデバッグAPBインターフェイス
3.9. FPGA-to-HPSシステム・トレース・マクロセル (STM) ハードウェア・イベント・インターフェイス
3.10. HPS-to-FPGAクロストリガー・インターフェイス
3.11. HPS-to-FPGAトレース・ポート・インターフェイス
3.12. FPGA-to-HPS DMAハンドシェイク・インターフェイス
3.13. 汎用入力インターフェイス
3.14. EMIFコンジット
3.15. 「HPSコンポーネントのシミュレーション」章の改訂履歴
3.10. HPS-to-FPGAクロストリガー・インターフェイス
HPS‑to‑FPGAクロストリガー・インターフェイスはシミュレーションのため、インテルのコンジットBFMに接続されます。下表にて、各インターフェイス名と、各シミュレーション・タイプのAPI機能名を示します。記載されているAPI機能を使用し、インターフェイスの状態変化を監視したり、インターフェイスを設定したりすることが可能です。
| インターフェイス名 |
BFM名 |
RTLシミュレーションのAPI機能名 |
ポストフィット・シミュレーションのAPI機能名 |
|---|---|---|---|
| h2f_cti |
h2f_cti_inst |
get_h2f_cti_trig_in() |
get_trig_in() |
| set_h2f_cti_trig_in_ack() |
set_trig_inack() | ||
| set_h2f_cti_trig_out() |
set_trig_out() | ||
| get_h2f_cti_trig_out_ack() |
get_trig_outack() | ||
| get_h2f_cti_fpga_clk_en() |
get_clk_en() |