SDI II Intel® FPGA IPユーザーガイド

ID 683133
日付 10/05/2023
Public
ドキュメント目次

3.2.4. デザイン例とシミュレーション・テストベンチの生成

SDI II IPコアをパラメーター化した後、Generate Example Designをクリックして次のエンティティーを作成します。

  • デザイン例 - シミュレーションとハードウェア検証の共通エンティティーとして機能します。
  • シミュレーション・テストベンチ - デザイン例エンティティーとその他の合成不可能なコンポーネントで構成されます。テストベンチ例と自動スクリプトは次の位置にあります。
    • Arria V、Cyclone V、およびStratix Vの場合、<variation name>_example_design/sdi_ii/simulation/verilog

      または <variation name>_example_design/sdi_ii/simulation/vhdl ディレクトリー

    • インテル® Arria® 10 インテル® Cyclone® 10 GX、および インテル® Stratix® 10の場合、<your design example folder>/simulation ディレクトリー
    • Intel Agilex® 7 Fタイルの場合、<your design example folder>/simulation ディレクトリー
注: デザイン例を生成すると、処理時間が長くなる可能性があります。

カスタムIPコアのバリエーションをデザインに統合、シミュレーション、およびコンパイルできるようになりました。