インテル® Hyperflex™ アーキテクチャー高性能デザイン・ハンドブック

ID 683353
日付 10/04/2021
Public
ドキュメント目次

3.2.3. ハイパーリタイマーの準備ルール

次の表に、すべてのHRRルールの概要を示します。
表 9.  デザイン・アシスタントのルール
ルール 説明 重大度 ステージ サポートされるデバイス
HRR-10003 ファンアウトの多い非クロック・グローバル・ネットのレジスター Medium 位置
  • インテル® Stratix® 10
  • Intel® Agilex™
HRR-10004 高ファンアウトの非グローバルネット Low 位置
  • インテル® Stratix® 10
  • Intel® Agilex™
HRR-10101 非同期クリア Medium Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
HRR-10102 同期クリア。 Medium Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
HRR-10105 preserve割り当て付きのレジスター Low Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10106 keep割り当て付きのレジスター Low Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10107 ファンアウトを最大に保つ Low Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10108 プラグマーdont retime Medium Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10109 プラグマーdont replicate Medium Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10110 レジスター・リタイミング割り当て Medium Analysis and Elaboration
  • インテル® Stratix® 10
  • インテル® Arria® 10
  • インテル® Cyclone® 10 GX
HRR-10115 (高ファンアウト信号) Low Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10
HRR-10201 ドントケアロジックレベルでレジスターをパワーアップできない Low Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™
HRR-10204 リリース・インスタンスのカウントチェックのリセット High Analysis and Elaboration
  • インテル® Stratix® 10
  • Intel® Agilex™