2.4.2.1. 高速クロック・ドメイン
2.4.2.2. ループの再構築
2.4.2.3. コントロール信号のバックプレッシャー
2.4.2.4. FIFOステータス信号によるフロー・コントロール
2.4.2.5. スキッドバッファーを使用したフロー制御
2.4.2.6. リードモディファイライトメモリー
2.4.2.7. カウンターとアキュムレーター
2.4.2.8. ステートマシン
2.4.2.9. メモリー
2.4.2.10. DSPブロック
2.4.2.11. 一般ロジック
2.4.2.12. モジュラスと除算
2.4.2.13. リセット
2.4.2.14. ハードウェアの再利用
2.4.2.15. アルゴリズム要件
2.4.2.16. FIFO
2.4.2.17. 三進加算器
2.1.1. 高速ターゲットを設定する
シリコンの効率を上げるには、スピード目標を可能な限り高く設定します。 インテル® Hyperflex™ LUTは本質的に、毎秒10億回のルックアップが可能な小さなROMです。 156MHzでLUTを動作することは、容量の15%しか使用しません。
高速ターゲットを設定するときは、タイミングを閉じることができるスピードと必要な実際のシステムスピードの間の快適なガードバンドも維持する必要があります。最初にマージンを使用してタイミング収束を扱う方がはるかに簡単です。