2.4.2.1. 高速クロック・ドメイン
2.4.2.2. ループの再構築
2.4.2.3. コントロール信号のバックプレッシャー
2.4.2.4. FIFOステータス信号によるフロー・コントロール
2.4.2.5. スキッドバッファーを使用したフロー制御
2.4.2.6. リードモディファイライトメモリー
2.4.2.7. カウンターとアキュムレーター
2.4.2.8. ステートマシン
2.4.2.9. メモリー
2.4.2.10. DSPブロック
2.4.2.11. 一般ロジック
2.4.2.12. モジュラスと除算
2.4.2.13. リセット
2.4.2.14. ハードウェアの再利用
2.4.2.15. アルゴリズム要件
2.4.2.16. FIFO
2.4.2.17. 三進加算器
2.4.1.4.1. ループ・パイプライン理論
次の図は、論理ループの定義を示しています。結果(Z n )は、入力X n とその入力の遅延バージョンの関数です。
図 51. シンプルループ
関数f(.)が可換性、連想性、および分配性の特性(加算、XOR、最大など)を満たす場合、以下の図の等価性は数学的に証明可能です。
図 52. 変更後の等価ループ