インテルのみ表示可能 — GUID: hez1548141563923
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: hez1548141563923
Ixiasoft
3.2.3.3. 複素乗算
デバイスは、4つの可変精度DSPブロックを使用して、浮動小数点演算単精度複素数乗算器をサポートします。
図 42. 複素乗算式の例
虚部の [(a × d) + (b × c)] は最初の2つの可変精度DSPブロックに実装され、実部の [(a × c) - (b × d)] は次の2つの可変精度DSP ブロックに実装されます。
図 43. FP32単精度浮動小数点演算での複素乗算 (虚数結果)
図 44. FP32単精度浮動小数点演算での複素乗算 (実数結果)
図 45. FP16半精度浮動小数点演算での複素乗算 (虚数結果)
図 46. FP16半精度浮動小数点演算での複素乗算 (実数結果)