Intel Agilex® 7可変精度DSPブロック・ユーザーガイド

ID 683037
日付 10/02/2023
Public
ドキュメント目次

3.2.3.3. 複素乗算

デバイスは、4つの可変精度DSPブロックを使用して、浮動小数点演算単精度複素数乗算器をサポートします。

図 42. 複素乗算式の例

虚部の [(a × d) + (b × c)] は最初の2つの可変精度DSPブロックに実装され、実部の [(a × c) - (b × d)] は次の2つの可変精度DSP ブロックに実装されます。

図 43. FP32単精度浮動小数点演算での複素乗算 (虚数結果)
図 44. FP32単精度浮動小数点演算での複素乗算 (実数結果)
図 45. FP16半精度浮動小数点演算での複素乗算 (虚数結果)
図 46. FP16半精度浮動小数点演算での複素乗算 (実数結果)