インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
8.3.3. Pipeliningタブ
パラメーター | 値 | デフォルト値 | 詳細 |
---|---|---|---|
Do you want to pipeline the function? | |||
Pipeline | No Yes |
No | Yes を選択すると、乗算器の出力でパイプライン・レジスターが有効になります。パイプライン・レジスターを有効にすると、出力にレイテンシーが追加されます。 |
Latency | 0より大きい値 | 1 | 必要な出力レイテンシーをクロックサイクルで指定します。 |
Clear Signal Type | NONE ACLR SCLR |
NONE | パイプライン・レジスターのリセットタイプを指定します。 パイプライン・レジスターを使用していない場合は、NONE を選択します。 ACLR を選択すると、非同期クリアがパイプライン・レジスターに使用されます。ACLR ポートが生成されます。 SCLR を選択すると、同期クリアがパイプライン・レジスターに使用されます。SCLR ポートが生成されます。 |
Create a 'clken' clock enable clock | Off On |
Off |
パイプライン・レジスターのクロックポートにアクティブHighクロックイネーブルを指定します。 |
What type of optimization do you want? | |||
Type | Default Speed Area |
Default | IPコアに必要な最適化を指定します。 Default を選択すると、 インテル® Quartus® Prime開発ソフトウェアは、IPコアに最良の最適化を決定します。 |