Intel Agilex® 7可変精度DSPブロック・ユーザーガイド

ID 683037
日付 10/02/2023
Public
ドキュメント目次

4.2.1. 入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーション

入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーションは、 Intel Agilex® 7デバイスのタイミングモデルによって制限されます。そのため、これらのレジスターでは、特定のコンフィグレーションのみがサポートされます。

同じレジスターレベル内のすべてのレジスターを有効にする必要がありますが、異なるクロックイネーブルを使用することが可能です。ただし、ポート accumulate が一定のVCCに接続されている場合は、accumulate_clkenaccum_pipeline_clkenaccum_2nd_pipeline_clkenaccum_adder_clken のレジスター設定を無効にし、レジスターのクリア信号によって一定のVCCが中断されないようにします。

次のレジスターは、同じクロックイネーブル設定にする必要があります。
  • operation_mode がFP32乗算と累算モード、2つのFP16乗算の合計と累算モード、またはFP16ベクトル3モードに設定されている場合は、adder_input_clkenaccum_adder_clken レジスター
  • FP16ベクトル3モードを除くすべてのFP16演算モードでは、fp16_mult_input_clkenfp32_adder_a_clken レジスター