インテルのみ表示可能 — GUID: joz1549880742306
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: joz1549880742306
Ixiasoft
4.2.1. 入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーション
入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーションは、 Intel Agilex® 7デバイスのタイミングモデルによって制限されます。そのため、これらのレジスターでは、特定のコンフィグレーションのみがサポートされます。
同じレジスターレベル内のすべてのレジスターを有効にする必要がありますが、異なるクロックイネーブルを使用することが可能です。ただし、ポート accumulate が一定のVCCに接続されている場合は、accumulate_clken、accum_pipeline_clken、accum_2nd_pipeline_clken、accum_adder_clken のレジスター設定を無効にし、レジスターのクリア信号によって一定のVCCが中断されないようにします。
次のレジスターは、同じクロックイネーブル設定にする必要があります。
- operation_mode がFP32乗算と累算モード、2つのFP16乗算の合計と累算モード、またはFP16ベクトル3モードに設定されている場合は、adder_input_clken と accum_adder_clken レジスター
- FP16ベクトル3モードを除くすべてのFP16演算モードでは、fp16_mult_input_clken と fp32_adder_a_clken レジスター