インテルのみ表示可能 — GUID: wdp1566799148418
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: wdp1566799148418
Ixiasoft
7.1. ALTMULT_COMPLEX Intel® FPGA IPリリース情報
インテルFPGA IPのバージョンは、 インテル® Quartus® Prime デザインスイートのソフトウェア・バージョンとv19.1まで一致します。 インテル® Quartus® Prime デザインスイートのソフトウェア・バージョン19.2以降では、インテルFPGA IPには新しいバージョン管理スキームがあります。
インテルFPGA IPのバージョン (X.Y.Z) 番号は、 インテル® Quartus® Prime開発ソフトウェアのバージョンごとに変わる可能性があります。それぞれの番号における変更は、次の内容を意味します。
- Xは、IPのメジャーリビジョンを示します。 インテル® Quartus® Prime開発ソフトウェアを更新する場合は、IPを再生成する必要があります。
- Yは、IPに新しい機能が含まれていることを示します。IPを再生成し、それらの新しい機能を含めます。
- Zは、IPに軽微な変更が含まれていることを示します。IPを再生成し、それらの変更を含めます。
項目 | 内容 |
---|---|
IPのバージョン | 19.1.0 |
インテル® Quartus® Primeのバージョン | 21.2 |
リリース日 | 2021.06.23 |