インテルのみ表示可能 — GUID: ozc1548140655626
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ozc1548140655626
Ixiasoft
3.1.3. 乗算器と加算器による合計モード
乗算器と加算器による合計モードでは、次の計算式を使用します。
- resulta = (bx × by) + (ax × ay) では、2つの18 x 19乗算の和を計算します。
- resulta = (bx × by) – (ax × ay) では、2つの18 x 19乗算の差を計算します。
図 19. Intel Agilex® 7デバイスの1つの可変精度DSPブロックにおける2つの18 x 18または18 × 19乗算器を1つに合計
次の図では、変数は次のように定義されています。
- 18 × 19符号付きオペランドでは、n = 19
- 18 × 18符号なしオペランドでは、n = 18
SUB 動的コントロール信号をHighに設定すると、2つの18 × 19乗算の差が計算されます。