インテルのみ表示可能 — GUID: tdp1548924154566
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: tdp1548924154566
Ixiasoft
3.1.2. 4つの8 x 8 (符号なし) または9 x 9 (符号付き) 合計モード
4つの8 x 8 (符号なし) または9 x 9合計モードでは、次の計算式を使用します。
resulta = (ax × ay) + (bx × by) + (cx × cy) + (dx × dy)
図 18. 4つの9 × 9の合計次の図では、変数は次のように定義されています。
- 8 x 8符号なしオペランドでは、n = 8、m = 8
- 9 x 9符号付きオペランドでは、n = 9、m = 9