インテルのみ表示可能 — GUID: zej1564965312185
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: zej1564965312185
Ixiasoft
10.3.1. Generalタブ
パラメーター | IP生成パラメーター | 値 | デフォルト値 | 詳細 |
---|---|---|---|---|
演算モード | ||||
Choose the operation mode | operation_mode | fp32_mult fp32_add fp32_mult_add fp32_mult_acc fp32_vector1 fp32_vector2 fp16_sumof2mult fp16_sumof2mult_add_fp32 fp16_sumof2mult_acc fp16_vector1 fp16_vector2 fp16_vector3 |
fp32_mult_add | 目的の浮動小数点演算モードを選択します。 |
Enable fp32_chainin | use_chainin | No Yes |
No | 選択すると、チェーンイン機能が有効になります。 チェーンイン機能を有効にすると、乗算器からの結果が chainin ポートからの入力で加算または減算されます。 |
Enable fp32_chainout | enable_chainout | No Yes |
No | 選択すると、chainout ポートが有効になります。 |
FP32演算 | ||||
Perform subtraction in fp32_adder | fp32_adder_subtract | No Yes |
No | Yes を選択すると、FP32加算器は減算を行うように設定されます。 No を選択すると、FP32加算器は加算を行うように設定されます。 |
FP16の表現形式/演算 | ||||
Select the mode for fp16 | fp16_mode | FLUSHED EXTENDED BFLOAT16 |
FLUSHED | FP16演算モードの精度形式を選択します。 |
Select the width size for fp16 (Only for bfloat16 mode) | fp16_input_width | 16 19 |
16 | FP16データ入力バスの幅を指定します。 |
Perform subtraction in fp16_adder | fp16_adder_subtract | No Yes |
No | Yes を選択すると、FP16加算器は減算を行うように設定されます。 No を選択すると、FP16加算器は加算を行うように設定されます。 |
例外フラグ | ||||
Enable exception flag | enable_exception_flag | No Yes |
No | 選択すると、例外フラグ機能が有効になります。 |