インテルのみ表示可能 — GUID: rly1548139989703
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: rly1548139989703
Ixiasoft
2.1.6. 固定小数点演算における加算器または減算器
演算モードに応じて、加算器または減算器を1つの38ビット加算器として使用し、DSPブロック内の2つの乗算器の間の固定小数点加算演算または減算演算を行うことができます。
動的 SUB ポートを使用して、加算器で加算または減算演算を行うかを選択します。
演算 | 内容 | SUB 信号 |
---|---|---|
加算 | 1つのDSPブロック内の2つの乗算器の結果を加算します | 0 |
減算 | 同じDSPブロック内の2つの乗算器の結果で減算を行います | 1 |