インテルのみ表示可能 — GUID: kly1461822502719
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1461822502719
Ixiasoft
8.2. 機能
LPM_MULT コアは、次の機能を提供します。
- 2つの入力データ値を乗算する乗算器を生成
- 1から256ビットのデータ幅のサポート
- 符号付きおよび符号なしデータ表現形式のサポート
- エリアまたはスピード最適化のサポート
- コンフィグレーション可能な出力レイテンシーでのパイプラインのサポート
- 専用のデジタル信号処理 (DSP) ブロック回路またはロジックエレメント (LE) での実装に対するオプションの提供
注: ネイティブにサポートされているサイズよりも大きな乗算器を構築すると、DSPブロックのカスケードにより、パフォーマンスに影響する可能性があります。
- オプションの非同期/同期クリアポートとクロックイネーブル入力ポートをサポート