インテルのみ表示可能 — GUID: ksg1548139937517
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ksg1548139937517
Ixiasoft
2.1.3. 固定小数点演算における前置加算器
可変精度DSPブロックにはそれぞれ、19ビットの前置加算器が2つあります。これらの前置加算器は、次のようにコンフィグレーションすることができます。
- 18 x 19モードにおける18ビット (符号付き/符号なし) 加算または18ビット (符号付き) 減算
- 27 x 27モードにおける26ビット加算または減算
18 x 19モードでは、同じDSPブロック内の両方の前置加算器を使用する場合は、両方の前置加算器で同じ演算タイプ (加算または減算のいずれか) を共有する必要があります。