インテルのみ表示可能 — GUID: wof1564649285894
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: wof1564649285894
Ixiasoft
5.4. 固定小数点演算の最大出力データ幅
演算モード | 最大出力データ幅 | |
---|---|---|
resulta | chainout | |
m9x9_sumof4 | 64 | 64 |
演算モード | 最大出力データ幅 | ||||||
---|---|---|---|---|---|---|---|
resulta | resultb | scanout | chainout | ||||
入力カスケード機能なし | 入力カスケードが ay 入力に対して有効になっている | 入力カスケードが by 入力に対して有効になっている | 入力カスケードが ay および by 入力に対して有効になっている | ||||
m18×18_full | 37 | 37 | by ポート幅と同じ幅を使用 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 使用しない |
m18×18_sumof2 | 64 | 使用しない | by と同じ幅を使用 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 64 |
m18×18_systolic | 44 | 37 | by と同じ幅を使用 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 44 |
演算モード | 最大出力データ幅 | ||
---|---|---|---|
resulta | scanout | chainout | |
m27×27 | 64 |
ay または scanin ポート幅と同じ幅を使用 |
64 |