インテルのみ表示可能 — GUID: gym1548146580833
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: gym1548146580833
Ixiasoft
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
ドキュメント・バージョン | インテル® Quartus® Primeのバージョン | 変更内容 |
---|---|---|
2023.10.02 | 23.3 |
|
2023.04.11 | 23.1 |
|
2022.11.17 | 21.2 | FP32演算モードのパイプライン・レジスター位置の図で、凡例の7を「fp32_mult_b_clken」から「mult_pipeline_clken」に訂正しました。 |
2021.08.13 | 21.2 |
|
2021.02.05 | 20.3 | 機能の項で、bfloat16がBrain Floating Pointであることを明確にしました。 |
2020.09.28 | 20.3 |
|
2020.04.26 | 20.1 |
|
2020.04.13 | 20.1 |
|
2019.09.30 | 19.3 |
|
2019.04.02 | 19.1 | 初版 |