インテルのみ表示可能 — GUID: kac1548140626065
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kac1548140626065
Ixiasoft
3.1.1.1. 18 × 18または18 × 19独立乗算器
18 × 18または18 × 19独立乗算器モードでは、次の計算式を使用します。
- resulta = ax × ay
- resultb = bx × by
図 16. 各可変精度DSPブロックにおける2つの18 × 18または18 × 19独立乗算器
次の図で、変数は次のように定義されています。
- 18 × 19符号付きオペランドでは、n = 19、m = 37
- 18 × 18符号なしオペランドでは、n = 18、m = 36