インテルのみ表示可能 — GUID: zig1548660297654
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: zig1548660297654
Ixiasoft
2.2.5. 浮動小数点演算における出力レジスターバンク
クロック信号のポジティブエッジにより、48ビット (32ビットのデータと16ビットの例外フラグ) のバイパス可能な出力レジスターバンクをトリガーします。このレジスターは電源投入後にリセットされず、不要なデータを保持している可能性があります。CLR 信号を使用してレジスターをリセットしてから、動作を開始します。
図 14. FP32演算モードの出力レジスター位置
図 15. FP16演算モードの出力レジスター位置
次の可変精度DSPブロック信号により、各可変精度DSPブロックの出力レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[1]