インテルのみ表示可能 — GUID: sam1395330187264
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: sam1395330187264
Ixiasoft
7.5. 信号
信号 | 必須 | 詳細 |
---|---|---|
aclr | いいえ | 複素乗算器の非同期クリアです。aclr 信号がHighにアサートされると、この機能は非同期でクリアされます。 |
sclr | いいえ | 複素乗算器の同期クリアです。sclr 信号がHighにアサートされると、この機能は同期してクリアされます。 |
clock | はい | ALTMULT_COMPLEX機能へのクロック入力です。 |
dataa_imag[] | はい | 複素乗算器のデータ A 信号の虚数入力値です。入力信号のサイズは、How wide should the A input buses be? パラメーターの値によって異なります。 |
dataa_real[] | はい | 複素乗算器のデータ A 信号の実数入力値です。入力信号のサイズは、How wide should the A input buses be? パラメーターの値によって異なります。 |
datab_imag[] | はい | 複素乗算器のデータ B 信号の虚数入力値です。入力信号のサイズは、How wide should the B input buses be? パラメーターの値によって異なります。 |
datab_real[] | はい | 複素乗算器のデータ B 信号の実数入力値です。入力信号のサイズは、How wide should the B input buses be? パラメーターの値によって異なります。 |
ena | いいえ | 複素乗算器のクロック信号のアクティブHighクロックイネーブルです。 |
信号 | 必須 | 詳細 |
---|---|---|
result_imag | はい | 乗算器の虚数出力値です。出力信号のサイズは、WIDTH_RESULT パラメーターの値によって異なります。 |
result_real | はい | 乗算器の実数出力値です。出力信号のサイズは、WIDTH_RESULT パラメーターの値によって異なります。 |