Intel Agilex® 7可変精度DSPブロック・ユーザーガイド

ID 683037
日付 10/02/2023
Public
ドキュメント目次

7.4. パラメーター

表 94.   ALTMULT_COMPLEX Intel® FPGA IPのパラメーター
パラメーター デフォルト値 詳細
一般
How wide should the A input buses be? 1から256 18 dataa_imag および dataa_real 入力バスのビット数を指定します。
How wide should the B input buses be? 1から256 18 datab_imag および datab_real 入力バスのビット数を指定します。
How wide should the ‘result’ output bus be? 1から256 36 result」出力バスのビット数を指定します。
入力の表現
What is the representation format for A inputs?

Signed

Unsigned

Signed A入力の表現形式を指定します。

Intel Agilex® 7 デバイスでは、Signed 表現形式のみがサポートされています。

What is the representation format for B inputs?

Signed

Unsigned

Signed B入力の表現形式を指定します。

Intel Agilex® 7 デバイスでは、Signed 表現形式のみがサポートされています。

実装スタイル
Which implementation style should be used?

Automatically select a style for best trade-off for the current settings

Canonical. (Minimize the number of simple multipliers)

Conventional. (Minimize the use of logic cells)

Automatically select a style for best trade-off for the current settings Intel Agilex® 7 デバイスでは、Automatically select a style for best trade-off for the current settings スタイルのみをサポートします。 インテル® Quartus® Prime開発ソフトウェアは、選択しているデバイスファミリーと入力幅に基づき最適な実装を決定します。
パイプライン
Output latency 0から11 4 出力レイテンシーのクロックサイクル数を指定します。
Create a Clear input?

NONE

ACLR

SCLR

NONE このオプションを選択し、複素乗算器の aclr または sclr 信号を作成します。
Create a Clock Enable input?

On

Off

Off このオプションを選択し、複素乗算器のクロックの ena 信号を作成します。