インテルのみ表示可能 — GUID: kly1441591943605
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441591943605
Ixiasoft
7.4. パラメーター
パラメーター | 値 | デフォルト値 | 詳細 |
---|---|---|---|
一般 | |||
How wide should the A input buses be? | 1から256 | 18 | dataa_imag および dataa_real 入力バスのビット数を指定します。 |
How wide should the B input buses be? | 1から256 | 18 | datab_imag および datab_real 入力バスのビット数を指定します。 |
How wide should the ‘result’ output bus be? | 1から256 | 36 | 「result」出力バスのビット数を指定します。 |
入力の表現 | |||
What is the representation format for A inputs? | Signed、 Unsigned |
Signed | A入力の表現形式を指定します。 Intel Agilex® 7 デバイスでは、Signed 表現形式のみがサポートされています。 |
What is the representation format for B inputs? | Signed、 Unsigned |
Signed | B入力の表現形式を指定します。 Intel Agilex® 7 デバイスでは、Signed 表現形式のみがサポートされています。 |
実装スタイル | |||
Which implementation style should be used? | Automatically select a style for best trade-off for the current settings Canonical. (Minimize the number of simple multipliers) Conventional. (Minimize the use of logic cells) |
Automatically select a style for best trade-off for the current settings | Intel Agilex® 7 デバイスでは、Automatically select a style for best trade-off for the current settings スタイルのみをサポートします。 インテル® Quartus® Prime開発ソフトウェアは、選択しているデバイスファミリーと入力幅に基づき最適な実装を決定します。 |
パイプライン | |||
Output latency | 0から11 | 4 | 出力レイテンシーのクロックサイクル数を指定します。 |
Create a Clear input? | NONE ACLR SCLR |
NONE | このオプションを選択し、複素乗算器の aclr または sclr 信号を作成します。 |
Create a Clock Enable input? | On Off |
Off | このオプションを選択し、複素乗算器のクロックの ena 信号を作成します。 |