1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
5.5.2. Input Cascadeタブ
| パラメーター | IP生成パラメーター | 値 | デフォルト値 | 詳細 |
|---|---|---|---|---|
| Enable input cascade for 'ay' input | ay_use_scan_in | No Yes |
No | 選択すると、1つ目の乗算器の入力カスケード機能が有効になります。 入力カスケードを有効にすると、乗算器は、ay 入力バスではなく scanin ポートを入力データとして使用します。
次の演算モードでのみ使用可能です。
|
| Enable input cascade for 'by' input | by_use_scan_in | No Yes |
No | 選択すると、2つ目の乗算器の入力カスケード機能が有効になります。 入力カスケードを有効にすると、乗算器は、by 入力バスではなく ay 入力バスを入力データとして使用します。
次の演算モードでのみ使用可能です。
|
| Enable 'disable_scanin' | disable_scanin | No Yes |
No | 選択すると、disable_scanin ポートが有効になります。 disable_scanin ポートは入力信号です。この信号を動的に使用して、上の乗算器の入力カスケード機能を無効にすることができます。この場合、scanin 入力ポートが無効になります。
次の演算モードでのみ使用可能です。
scanin ポートを動的に有効または無効にする方法については、関連情報を参照してください。 |
| スキャンアウト | ||||
| Enable data ay delay register | delay_scan_out_ay | No Yes |
No | 選択すると、ay と by 入力データ間の遅延レジスターが有効になります。 |
| Enable data by delay register | delay_scan_out_by | No Yes |
No | 選択すると、by と scanout 入力データ間の遅延レジスターが有効になります。 |
| Enable 'scanout' port | enable_scanout | No Yes |
No | 選択すると、scanout ポートが有効になります。 scanout ポートは、入力カスケードモジュールの出力データバスです。
次の演算モードでのみ使用可能です。
|
| 'scanout' output bus width | scan_out_width | 0から27 | 18 | scanout 出力バスの幅を指定します。
次の演算モードでのみ使用可能です。
|