インテルのみ表示可能 — GUID: vfm1548141270223
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: vfm1548141270223
Ixiasoft
3.1.5.3. 27ビット・シストリックFIRモード
27ビット・シストリックFIRモードでは、チェーンアウト加算器またはアキュムレーターは64ビットの演算にコンフィグレーションされます。そのため、27ビット・データ (54ビット積) を使用している場合は10ビットのオーバーヘッドが発生します。
27ビット・シストリックFIRモードでは、DSPブロックごとに1ステージのシストリック・フィルターを実装することができます。このモードではシストリック・レジスターは不要です。
図 27. Intel Agilex® 7デバイスにおける27ビット・シストリックFIRモード