Intel Agilex® 7可変精度DSPブロック・ユーザーガイド

ID 683037
日付 10/02/2023
Public
ドキュメント目次

2.2.1. 浮動小数点演算の入力レジスターバンク

浮動小数点DSPブロックの入力レジスターバンクは、次の入力信号に使用することができます。
  • fp32_adder_a
  • fp32_adder_b
  • fp32_mult_a
  • fp32_mult_b
  • fp16_mult_top_a
  • fp16_mult_top_b
  • fp16_mult_bot_a
  • fp16_mult_bot_b
  • 動的ACCUMULATEコントロール信号
図 10. FP32演算モードの入力レジスター位置
図 11. FP16演算モードの入力レジスター位置

DSPブロック内のすべてのレジスターは、ポジティブエッジでトリガーされます。これらのレジスターは電源投入後にリセットされず、不要なデータを保持している可能性があります。CLR 信号をアサートしてレジスターをクリアしてから、動作を開始します。

各乗算器のオペランドは、入力レジスターに供給する、もしくは入力レジスターをバイパスして乗算器に直接供給することができます。

次の可変精度DSPブロック信号により、可変精度DSPブロック内の入力レジスターを制御します。
  • CLK
  • ENA[2..0]
  • CLR[0]