インテルのみ表示可能 — GUID: wie1548644736098
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: wie1548644736098
Ixiasoft
2.2.1. 浮動小数点演算の入力レジスターバンク
浮動小数点DSPブロックの入力レジスターバンクは、次の入力信号に使用することができます。
- fp32_adder_a
- fp32_adder_b
- fp32_mult_a
- fp32_mult_b
- fp16_mult_top_a
- fp16_mult_top_b
- fp16_mult_bot_a
- fp16_mult_bot_b
- 動的ACCUMULATEコントロール信号
図 10. FP32演算モードの入力レジスター位置
図 11. FP16演算モードの入力レジスター位置
DSPブロック内のすべてのレジスターは、ポジティブエッジでトリガーされます。これらのレジスターは電源投入後にリセットされず、不要なデータを保持している可能性があります。CLR 信号をアサートしてレジスターをクリアしてから、動作を開始します。
各乗算器のオペランドは、入力レジスターに供給する、もしくは入力レジスターをバイパスして乗算器に直接供給することができます。
次の可変精度DSPブロック信号により、可変精度DSPブロック内の入力レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[0]