インテルのみ表示可能 — GUID: mcp1563850801058
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: mcp1563850801058
Ixiasoft
5.5. Native Fixed Point DSP IPのパラメーター化
- インテル® Quartus® Primeプロ・エディションで、 Intel Agilex® 7デバイスをターゲットとする新しいプロジェクトを作成します。
- IP Catalogで、Library > DSP > Primitive DSP > Native Fixed Point DSP Intel Agilex® FPGA IP をクリックします。
Native Fixed Point DSP IPパラメーター・エディターが開きます。
- New IP Variation ダイアログボックスで、Entity Name を入力して OK をクリックします。
- Parameters で、演算モード、乗算器のコンフィグレーション、クリア信号、ポート幅、および内部係数のコンフィグレーションをIPコアのバリアントに応じて選択します。
- Generate HDL をクリックします。
- Finish をクリックします。