1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
6.3.7. Pipeliningタブ
| パラメーター | IP生成パラメーター | 値 | デフォルト値 | 詳細 |
|---|---|---|---|---|
| パイプラインのコンフィグレーション | ||||
| Do you want to add pipeline register to the input? | gui_pipelining | No、 Yes |
No | Yes を選択すると、入力信号で追加のパイプライン・レジスター・レベルが有効になります。 Please specify the number of latency clock cycles パラメーターには、0より大きい値を指定する必要があります。 |
| Please specify the number of latency clock cycles | latency | 0より大きい値 | 0 | 必要なレイテンシーをクロックサイクルで指定します。 パイプライン・レジスターの1つのレベルは、クロックサイクルで1レイテンシーです。 このオプションを有効にするには、Do you want to add pipeline register to the input? に YES を選択している必要があります。 |
| What is the source for clock input? | gui_input_latency_clock | CLOCK0、 CLOCK1、 CLOCK2 |
CLOCK0 | Clock0、Clock1、または Clock2 を選択し、パイプライン・レジスター入力クロック信号を有効にして指定します。 このオプションを有効にするには、Do you want to add pipeline register to the input? に YES を選択している必要があります。 |
| What is the source for asynchronous clear input? | gui_input_latency_aclr | NONE ACLR0 ACLR1 |
NONE | 追加パイプライン・レジスターのレジスター非同期クリアソースを指定します。 このオプションを有効にするには、Do you want to add pipeline register to the input? に YES を選択している必要があります。 |
| What is the source for synchronous clear input? | gui_input_latency_sclr | NONE SCLR0 SCLR1 |
NONE | 追加パイプライン・レジスターのレジスター同期クリアソースを指定します。 このオプションを有効にするには、Do you want to add pipeline register to the input? に YES を選択している必要があります。 |