インテルのみ表示可能 — GUID: yqf1548897866680
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: yqf1548897866680
Ixiasoft
1.2.1. 固定小数点演算
可変精度DSPブロックリソース | 演算モード | サポートされる演算のインスタンス | 前置加算器のサポート | 係数のサポート | 入力カスケードのサポート | チェーンイン/チェーンアウトのサポート |
---|---|---|---|---|---|---|
1つの可変精度DSPブロック | 固定小数点、独立18 x 19乗算 | 2 1 | あり | あり | あり 2 | なし |
固定小数点、独立27 x 27乗算 | 1 | あり | あり | あり 3 | あり | |
固定小数点、2つの18 x 19乗算器加算モード | 1 | あり | あり | あり 2 | あり | |
固定小数点、18 x 18乗算器、36ビット入力と合計する加算器 | 1 | なし | なし | なし | あり | |
固定小数点、18 x 19シストリック・モード | 1 | あり | あり | あり 2 | あり | |
固定小数点、4つの9 x 9乗算器加算モード | 1 | なし | なし | なし | あり | |
2つの可変精度DSPブロック | 固定小数点、複素18 x 19乗算 | 1 | なし | なし | あり 2 | なし |
可変精度DSPブロックリソース | 演算モード | 動的ACCUMULATE | 動的LOADCONST | 動的SUB | 動的NEGATE | 動的Scanin | 動的Chainout |
---|---|---|---|---|---|---|---|
1つの可変精度DSPブロック | 固定小数点、4つの9 x 9乗算器加算モード | あり | あり | なし | なし | なし | あり |
固定小数点、独立18 x 19乗算 | なし | なし | なし | なし | あり | なし | |
固定小数点、独立27 x 27乗算 | あり | あり | なし | あり | なし | あり | |
固定小数点、2つの18 x 19乗算器加算モード | あり | あり | あり | あり | あり | あり | |
固定小数点、18 x 18乗算器、36ビット入力と合計する加算器 | あり | あり | あり | あり | なし | あり | |
固定小数点、18 x 19シストリック・モード | あり | あり | あり | あり | あり | あり | |
2つの可変精度DSPブロック | 固定小数点、複素18 x 19乗算 | なし | なし | なし | なし | なし | なし |
1 インテル® Quartus® Prime開発ソフトウェアは、デバイスまたはLogic Lock (標準) 領域に十分なDSPブロックがない場合、2つの独立した乗算のマージを自動的に決定します。
3 前置加算器の機能を有効にする場合は、入力カスケードのサポートを利用することができません。