インテルのみ表示可能 — GUID: xoj1549880793424
Ixiasoft
1. Intel Agilex® 7可変精度DSPブロックの概要
2. Intel Agilex® 7可変精度DSPブロックのアーキテクチャー
3. Intel Agilex® 7可変精度DSPブロックの演算モード
4. Intel Agilex® 7可変精度DSPブロックにおけるデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex® FPGA IPコアのリファレンス
6. Multiply Adder Intel® FPGA IPコアのリファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコアのリファレンス
8. LPM_MULT Intel® FPGA IPコアのリファレンス
9. LPM_DIVIDE Intel® FPGA IPコアのリファレンス
10. Native Floating Point DSP Intel Agilex® FPGA IPのリファレンス
11. Intel Agilex® 7可変精度DSPブロック・ユーザーガイド・アーカイブ
12. Intel Agilex® 7可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: xoj1549880793424
Ixiasoft
4.1.5. チェーンアウト加算器
出力チェーンパスを使用して、別のDSPブロックからの結果を加算することができます。出力チェーンアウト・ポートは、動的に無効にすることができます。それには、DISABLE_CHAINOUT 信号をアサートします。
チェーンアウト加算器は、18 x 18または18 x 19の独立乗算器モードを除くすべての演算モードをサポートします。
DISABLE_CHAINOUT ポートを使用している場合は、この信号の入力レジスターが有効になります。レジスターはフリーランニングのクロックによって駆動され、このレジスターを制御するクロックイネーブルやクロッククリア信号はありません。