PCI Expressのマルチチャネル DMA インテル® FPGA IPユーザー ガイド

ID 683821
日付 4/20/2022
Public
ドキュメント目次

4.4.6. ユーザーMSIインターフェイス

ユーザーロジックは、PF/VF に関連付けられたキューのイベント割り込みを送信するように DMA エンジンに要求します。

表 39.  ユーザーMSIインターフェイス

H タイルのインターフェイス・クロック・ドメイン: coreclkout_hip

P タイルおよび F タイルのインターフェイス・クロック・ドメイン: app_clk

信号名 I/OI/O 詳細
usr_event_msix_valid_i

入力

有効な信号は、データ転送を伴う任意のサイクルで有効なデータを修飾します。

usr_event_msix_ready_o

出力

バックプレッシャーをサポートするインターフェイスでは、転送が行われる可能性があるサイクルをマークする準備ができていることをシンクがアサートします。

1|15|0 入力

2、3、0、16、10、0

注: msix_queue_dir キューの方向。 D2H = 0、H2D =1