PCI Expressのマルチチャネル DMA インテル® FPGA IPユーザー ガイド

ID 683821
日付 4/20/2022
Public
ドキュメント目次

4.4.1. Avalon-MM PIOマスター

Avalon-MM PIO Masterインターフェイスは、ユーザーロジックに実装された外部レジスターへの書き込み/読み出しに使用されます。

表 34.  Avalon-MM PIO Master

H タイルのインターフェイス・クロック・ドメイン: coreclkout_hip

P タイルおよびF タイルのインターフェイス・クロック・ドメイン: app_clk

信号名 I/Oの種類 詳細
[n:0] 出力

PIO読み出し/書き込みアドレス

PIO インターフェイスのアドレス マッピングについては、Avalon-MMトライステート・マスターを参照してください。

rx_pio_writedata_o[63:0] 出力 PIO書き込みデータペイロード
rx_pio_byteenable_o[7:0] 出力 PIO書き込みデータイネーブル。
rx_pio_write_o 出力 PIO書き込み
rx_pio_read_o 出力 PIO読み出し
rx_pio_burstcount_o[3:0] 出力 PIO書き込みバーストカウント
rx_pio_waitrequest_i 入力 PIO 書き込み待機要求
rx_pio_writeresponsevalid_i 入力 書き込み要求に対して有効なPIO応答
rx_pio_readdata_i[63:0] 入力 PIO読み出しデータ
rx_pio_readdatavalid_i 入力 PIO読み出しデータの有効
rx_pio_response_i[1:0] 入力 PIO 応答。将来のリリースのために予約されています。 0 に結びます。