PCI Expressのマルチチャネル DMA インテル® FPGA IPユーザー ガイド

ID 683821
日付 4/20/2022
Public
ドキュメント目次

4.8. ハードIPリコンフィグレーション・インターフェイス

表 44.  ハードIPリコンフィグレーション・インターフェイス
信号名 I/OI/O 詳細
usr_hip_reconfig_clk 入力

リコンフィギュレーション・クロック。 50MHz~125MHz

(範囲) 100 MHz (推奨)

usr_hip_reconfig_readdata_o[7:0] 出力 データを読み出します。
usr_hip_reconfig_readdatavalid_o 出力

アサートされると、hip_reconfig_readdata[7:0] のデータは

有効です。

usr_hip_reconfig_write_i 入力 書き込みイネーブル。
usr_hip_reconfig_read_i 入力 読み出しイネーブル。
usr_hip_reconfig_address_i[20:0] 入力 リコンフィグレーション・レジスター・アドレス
usr_hip_reconfig_writedata_i[7:0] 入力 ライト・データ。
usr_hip_reconfig_waitrequest_o 出力 アサートされると、この信号は、MAC PHYコアがビジー状態であり、いかなる読み出しまたは書き込み要求も受け入れる準備ができていないことを示します。