PCI Expressのマルチチャネル DMA インテル® FPGA IPユーザー ガイド

ID 683821
日付 4/20/2022
Public
ドキュメント目次

4.13.1. H2D データ・ムーバー・インターフェイス

表 48.  H2D Data Mover Descriptor Completion インターフェイス (h2ddm_desc_cmpl) 信号
信号名 I/O 詳細
h2ddm_desc_cmpl_ready_i 入力

メガファンクションがデータを受け入れることができることを示します。

h2ddm_desc_cmpl_valid_o 出力

すべての出力信号を修飾します。

x16: h2ddm_desc_cmpl_data_o[511:0]

x8: h2ddm_desc_cmpl_data_o[255:0]

出力

H2D Data Mover ディスクリプターの完了データ。

x16: h2ddm_desc_cmpl_empty_o[5:0]

x8: h2ddm_desc_cmpl_empty_o[4:0]

出力

サイクル中に空のバイト数を指定します。h2ddm_desc_cmpl_eop_oがアサートされます。

これらの信号は、h2ddm_desc_cml_eop_oがgアサートされていないときに有効です。

h2ddm_desc_cmpl_sop_o 出力

h2ddm_desc_cmpl_valid_oと組み合わせて使用すると、データ転送の最初のサイクルを通知します。

h2ddm_desc_cmpl_eop_o 出力

h2ddm_desc_cmpl_valid_oと組み合わせて使用すると、データ転送の最後のサイクルを通知します。

表 49.  H2D データ・ムーバー・ディスクリプター・ステータス・インターフェイス (h2ddm_desc_status) 信号
信号名 I/O 詳細
h2ddm_desc_ready_o I/O

MCDMA IP コアが H2D Data Mover ディスクリプター・データを受け入れる準備ができていることを示します。

h2ddm_desc_valid_i 入力

H2D Data Mover ディスクリプター・データ信号を修飾します。

h2ddm_desc_data_i[255:0] 入力

H2D Data Mover ディスクリプター・データ。

表 50.  H2D データムーバーディスクリプター・ステータス・インターフェイス (h2ddm_desc_status) 信号
信号名 I/O 詳細
h2ddm_desc_status_valid_o I/O

H2D Data Mover ディスクリプター・ステータスを修飾します。

h2ddm_desc_status_data_o[31:0] I/O

H2D Data Mover ディスクリプター・ステータス・データ。