PCI Expressのマルチチャネル DMA インテル® FPGA IPユーザー ガイド

ID 683821
日付 4/20/2022
Public
ドキュメント目次

1.1. 用語と頭字語

表 1.  頭字語
用語 定義
PCIe* Peripheral Component Interconnect Express ( PCI Express* )
DMA Direct Memory Access
MCDMA Multi Channel Direct Memory Access
PIO Programmed Input/Output
H2D Host-to-Device
D2H Device-to-Host
H2DDM Host-to-Device Data Mover
D2HDM Device-to-Host Data Mover
QCSR Queue Control and Status register
GCSR General Control and Status Register
IP Intellectual Property
HIP Hard IP
PD Packet Descriptor
QID Queue Identification
TIDX Queue Tail Index (pointer)
HIDX Queue Head Index (pointer)
TLP Transaction Layer Packet
IMMWR Immediate Write Operation
MRRS Maximum Read Request Size
CvP Configuration via Protocol
PBA Pending Bit Array
API Application Programming Interface
Avalon® -MM (または AVMM) Avalon Memory-Mapped Interface
Avalon® -ST (または AVST) Avalon Streaming Interface
SOF ストリーミング用の Start of a File (またはパケット)
EOF ストリーミング用の End of a File (またはパケット)
File (またはPacket) ストリーミング用ディスクリプターの SOF ビットと EOF ビットで定義されるディスクリプターのグループ。 Avalon-ST ユーザー・インターフェイスでは、ファイル (またはパケット) は sof/eof によってマークされます。
BAM Bursting Avalon-MM Master
BAS Bursting Avalon-MM Slave
MSI Message Signaled Interrupt
MSI-X Message Signaled Interrupt - Extended
FLR Functional Level Reset
FAE Field Applications Engineer
DPDK Data Path Development Kit
SR-IOV Single Root I/O Virtualization
PMD Poll Mode Driver