インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザインの制約

ID 683143
日付 4/03/2023
Public
ドキュメント目次

3.2.3.1. 差動ピンのI/O配置ルールのオーバーライド

I/O配置ルールにより、ノイズの多い信号が隣接する信号を破壊しないことが保証されます。各デバイスファミリーには、定義済みのI/O配置ルールがあります。

I/O配置ルールでは、例えば、差動ピンに関して許可されるシングルエンドI/Oの配置や、電圧リファレンス入力規格を使用する場合にVREFグループ内に配置できる出力ピンと双方向ピンの数などを定義します。

IO_MAXIMUM_TOGGLE_RATE割り当てを使用して、通常のデザイン・アクティビティー中に切り替わらないシステム・リセット・ピンなどのピンのI/O配置ルールをオーバーライドします。この割り当てに0 MHzの値を設定すると、Fitterはデバイス動作全体を通じてピンをDCステートで認識します。Fitterは、割り当てられたピンを配置ルール解析から除外します。アクティブにスイッチングしているピンに0 MHzのIO_MAXIMUM_TOGGLE_RATEを割り当てないでください。デザインが意図したとおりに機能しなくなる可能性があります。